/中文/
/中文/
/中文/
/中文/
/中文/
/中文/
/中文/
/中文/
/中文/
/中文/
Quartus II 是Altera公司的綜合性PLD/FPGA開發(fā)軟件,支持原理圖、VHDL、VerilogHDL以及AHDL等多種設(shè)計輸入形式,內(nèi)嵌自有的綜合器以及仿真器,可以完成從設(shè)計輸入到硬件配置的完整PLD設(shè)計流程。
對于FPGA、CPLD以及結(jié)構(gòu)化ASIC設(shè)計,quartus ii 11.0是性能和效能首屈一指的設(shè)計軟件。軟件支持Altera名為Qsys的系統(tǒng)級集成工具新產(chǎn)品,實現(xiàn)了對Stratix® V FPGA系列的擴展支持,并且采用增強后的調(diào)試方案加快了電路板開發(fā)。這是提供下載的是quartus ii 11.0破解,有需要的朋友可免費下載!
1、Quartus II設(shè)計軟件也可以自動地從QuartusII仿真器波形文件中創(chuàng)建完整的HDL測試平臺
2、支持高速I/O設(shè)計,生成專用I/O緩沖信息規(guī)范(IBIS)模型導(dǎo)入到常用的EDA信號集成工具中。IBIS模型根據(jù)設(shè)計中每個管腳的I/O標(biāo)準(zhǔn)設(shè)置來定制,簡化第三方工具的分析
3、支持雙核CPU的嵌入
4、可利用原理圖、結(jié)構(gòu)框圖、VerilogHDL、AHDL和VHDL完成電路描述,并將其保存為設(shè)計實體文件;
芯片(電路)平面布局連線編輯
5、LogicLock增量設(shè)計方法,用戶可建立并優(yōu)化系統(tǒng),然后添加對原始系統(tǒng)的性能影響較小或無影響的后續(xù)模塊
功能強大的邏輯綜合工具
6、完備的電路功能仿真與時序邏輯仿真工具
7、定時/時序分析與關(guān)鍵路徑延時分析
8、可使用SignalTap II邏輯分析工具進行嵌入式的邏輯分析
9、支持軟件源文件的添加和創(chuàng)建,并將它們鏈接起來生成編程文件
10、使用組合編譯方式可一次完成整體設(shè)計流程
11、自動定位編譯錯誤
12、高效的期間編程與驗證工具
13、可讀入標(biāo)準(zhǔn)的EDIF網(wǎng)表文件、VHDL網(wǎng)表文件和Verilog網(wǎng)表文件
14、能生成第三方EDA軟件使用的VHDL網(wǎng)表文件和Verilog網(wǎng)表文件
一、QuartusII中的優(yōu)化設(shè)置
一般都會在assignment/settings中進行設(shè)置
1.全局優(yōu)化
在assignment/settings/,physical synthesis optimization中,有幾個選項:
(1)optimize for performance(性能優(yōu)化)
perform physical synthesis for combinational logic 對組合邏輯進行優(yōu)化
perform register retiming 對寄存器進行優(yōu)化
(2)effort level 級別
相應(yīng)的不同的級別的不同之處在后面的解釋中說明,主要體現(xiàn)在了編譯時間的多少,當(dāng)然與提高的性能之間呈反比的關(guān)系
(3)fitter netlist optimization 布局布線網(wǎng)表優(yōu)化
第一個選項是對異步信號自動的添加流水線
第二個選項執(zhí)行寄存器的復(fù)用
(4)optimize for fitting 布局布線的優(yōu)化
第一個選項是針對組合邏輯電路而言
第二個選項 對邏輯和寄存器進行優(yōu)化
2.綜合優(yōu)化
在優(yōu)化技巧(optimization technique)中有三種選擇:即: 速度優(yōu)先,平衡優(yōu)先,面積優(yōu)先,還有powerplay power optimization即功率優(yōu)化
若選擇extra effort,綜合器將進行功率優(yōu)化,但可能會降低整個設(shè)計的性能
3.適配優(yōu)化
包括保持時序優(yōu)化 多拐角時序優(yōu)化
保持時序優(yōu)化允許適配器通過在合適的路徑中添加延遲,從而實現(xiàn)保持時序的優(yōu)化,關(guān)閉該選項,則不會對任何路徑進行優(yōu)化
多拐角時序優(yōu)化用于控制適配器是否對設(shè)計進行優(yōu)化以滿足所有拐角的時序要求和操作條件。要使用這項功能,必須使能時序邏輯優(yōu)化
一、套件
用戶要想完整的使用 ,需要安裝相應(yīng)的套件,需下載的套件:
1.Quartus II 9.1之前的軟件自帶仿真組件,而之后軟件不再包含此組件,因此必須要仿真安裝Modelsim
2.Quartus II 9.1之前的軟件自帶硬件庫,不需要額外下載安裝,而10.0開始需要額外下載硬件庫,另行選擇安裝
3.Quartus II 11.0之前的軟件需要額外下載Nios II 組件若需要上系統(tǒng),而11.0開始Quartus II 軟件自帶Nios II組件
4.Quartus II 9.1之前的軟件自帶SOPC組件,而Quartus 10.0自帶SOPC已經(jīng)Qsys兩個組件,但從10.1開始,Quartus II之包含Qsys組件
5.Quartus II 10.1之前軟件包括時鐘綜合器,即Settings中包含TimeQuest Timing Analyzer,以及Classic Timing Analyzer,但10.1以后的版本只包含了TimeQuset Time Analyzer,因此需要sdc來約束時序
二、組件
1.11.0_quartus_windows.exe :Quartus II 軟件
2.11.0_devices_windows.exe :Quartus II 硬件庫
3. 11.0_modelsim_ase_windows.exe :Altera Modelsim 仿真軟件
1、具體問題
安裝quartus ii 11.0軟件后,經(jīng)過破解器生成license.dat文件后,實際建立工程后,編譯綜合工程的時候會出現(xiàn)license.dat文件與芯片不匹配的問題
2、細(xì)節(jié)描述
Warning: FLEXlm software error: Invalid (inconsistent) license key. The license key and data for the feature do not match. This usually happens when a license file has been altered. Feature: quartus License path: C:\altera\license.dat; FLEXnet Licensing error:-8,523 For further information, refer to the FLEXnet Licensing documentation, available at www.acresso.com
Error: Current license file does not support the EP2C8Q208C8 device
3、解決方案
在運行破解器生成license.dat文件后,用記事本格式打開license.dat文件,將里面host ID后面的XXXXXXXXXXXX改成你電腦的網(wǎng)卡號,注意license.dat文件中存在兩個host ID號。其實打開已安裝好的
quartus ii 11.0軟件后,選擇tools->License Setup窗口,可以找到兩個NIC ID號,剛好按先后順序填寫入license.dat文件中的兩個host ID,就可以了
電路圖繪制軟件,電路圖設(shè)計軟件下載。電路圖繪制軟件是專門用來繪制電氣電路圖的工具,可以幫助設(shè)計人員快速繪制各種復(fù)雜的電路圖,節(jié)省時間,提高效益。目前網(wǎng)上的電路圖繪制軟件種類多樣,那么哪款好用呢?以下是
電路圖繪制軟件有哪些,電路圖繪制軟件下載。電路設(shè)計軟件就是電路圖繪制、優(yōu)化、測試、仿真類軟件。那么常用的電路設(shè)計軟件有哪些呢?在國內(nèi),開發(fā)使用多的軟件如下:protel,powerpcb,Allegro,orcad,cam350等等
關(guān)于騰牛 | 聯(lián)系方式 | 發(fā)展歷程 | 版權(quán)聲明 | 下載幫助(?) | 廣告聯(lián)系 | 網(wǎng)站地圖 | 友情鏈接
Copyright 2005-2022 QQTN.com 【騰牛網(wǎng)】 版權(quán)所有 鄂ICP備2022005668號-1 | 鄂公網(wǎng)安備 42011102000260號
聲明:本站非騰訊QQ官方網(wǎng)站 所有軟件和文章來自互聯(lián)網(wǎng) 如有異議 請與本站聯(lián)系 本站為非贏利性網(wǎng)站 不接受任何贊助和廣告